Profil-Titelbild
Sie folgen nun
Fehler beim Folgen des Nutzers.
Dieser Nutzer erlaubt es nicht, dass andere Nutzer ihm folgen.
Sie folgen diesem Nutzer bereits.
Ihr Mitgliedschaftsplan bietet nur 0 Folgen an. Upgraden Sie hier.
Erfolgreich entfolgt
Fehler beim Nichtfolgen des Nutzers.
Sie haben erfolgreich empfohlen
Fehler beim Empfehlen des Nutzers
Ein Fehler ist aufgetreten. Bitte aktualisieren Sie die Seite und versuchen Sie es erneut.
E-Mail erfolgreich bestätigt.
Avatar des Nutzers
$30 USD / Stunde
Flagge von SPAIN
madrid, spain
$30 USD / Stunde
Es ist derzeit 3:44 AM hier
Beigetreten am September 11, 2012
0 Recommendations

Jaime G.

@jaimejgarnica

0,0 (0 Bewertungen)
0,0
0,0
0%
0%
$30 USD / Stunde
Flagge von SPAIN
madrid, spain
$30 USD / Stunde
N/A
Abgeschlossene Arbeiten
N/A
Budgetgerecht
N/A
Pünktlich
N/A
Wiedereinstellungsrate

C, C++, VHDL, Verilog developer

10/2012 to nowadays: Software engineer at Recreativos Franco Domain: R&D. Gambling. Work: Slot machine software design. Technologies: C/C++, Visual Studio .NET, Pattern design, SDL, DirectX. SAS accounting, Serial Port comms. 08/2009 to 10/2012: R&D Engineer at HPCN UAM ([login to view URL]) Domain: Industrial product innovation for NAUDIT ([login to view URL]). Academia R&D inside European projects. Work: FPGA-based HW/SW applications for line-rate networking. Technologies: C/C++, Linux apps, drivers, kernel modules. VHDL, Verilog, Xilinx tools such as ISE, XPS, iMPACT. Scripting, ModelSim, ChipScope.

Kontaktieren Sie Jaime G. bezüglich Ihres Jobs

Melden Sie sich an, um Details im Chat zu besprechen.

Bewertungen

Änderungen gespeichert
Hier keine Bewertungen zu sehen!

Erfahrung

Software Engineer C++

RFranco
Okt. 2012 - Aktuell
C++ Software Engineer Gambling industry Embedded systems

FPGA engineer

HPCN UAM
März 2009 - Okt. 2012 (3 Jahre, 7 Monate)
Domain: High Performance Computing and Networking University research group. Status: International projects researcher. OneLab2 project: NetFPGA and GPS management and implementation for networking. EDK, VHDL. DEPACO project: 10GE management with FPGAs (control, filtering, etc.). ISE, VHDL. HLS research: High Level Synthesis Languages. AutoESL, SystemC, C++, C for HW synthesis.

Ausbildung

Post-degree on Computer Science and Telecommunication Engineering

Universidad Autónoma de Madrid, Spain 2009 - 2011
(2 Jahre)

Computer Science

Universidad Autónoma de Madrid, Spain 2003 - 2009
(6 Jahre)

Veröffentlichungen

High-­-accuracy network monitoring using ETOMIC testbed

V. Moreno and J. Garnica and F.J. Gomez-­ Arribas and S. Lopez-­Buedo and I. Gonzalez and J. Aracil and M. Izal and E. Magana and D. Morato
7th EURO-­-NF Conference on Next Generation Internet (NGI 2011); Kaiserslautern, Alemania; June, 28, 2011

ARGOS: A GPS Time-­-Synchronized Network Interface Card based on NetFPGA

Jaime J. Garnica, Victor Moreno, Ivan Gonzalez, Sergio Lopez-­-Buedo, Francisco J. Gomez-­-Arribas, Javier Aracil
2nd North America NetFPGA Development Workshop. 08-­-13-­-2010, Stanford University, California

Kontaktieren Sie Jaime G. bezüglich Ihres Jobs

Melden Sie sich an, um Details im Chat zu besprechen.

Verifizierungen

Präferenz-Freelancer
Identität verifiziert
Zahlung verifiziert
Telefon verifiziert
E-Mail verifiziert
Facebook verbunden
Vorheriger Nutzer Nächster Benutzer
Einladung erfolgreich zugesendet!
Danke! Wir haben Ihnen per E-Mail einen Link geschickt, über den Sie Ihr kostenloses Guthaben anfordern können.
Beim Senden Ihrer E-Mail ist ein Fehler aufgetreten. Bitte versuchen Sie es erneut.
Registrierte Benutzer Veröffentlichte Jobs
Freelancer ® is a registered Trademark of Freelancer Technology Pty Limited (ACN 142 189 759)
Copyright © 2024 Freelancer Technology Pty Limited (ACN 142 189 759)
Vorschau wird geladen
Erlaubnis zur Geolokalisierung erteilt.
Ihre Anmeldesitzung ist abgelaufen und Sie wurden abgemeldet. Bitte melden Sie sich erneut an.