Find Jobs
Hire Freelancers

LOGICAL EFFORT: IMPLEMENTATION OF LOGICAL EFFORT TECHNIQUE IN CMOS CIRCUITS

$30-250 USD

Geschlossen
Veröffentlicht vor etwa 10 Jahren

$30-250 USD

Bezahlt bei Lieferung
Designing a circuit to achieve the greatest speed or to meet a delay constraint presents a bewildering array of choices. The method of logical effort is an easy way to estimate delay in a cmos circuit. We can select the fastest candidate by comparing delay estimates of different logic structures. The method also specifies the proper number of logic stages on a path and the best transistor sizes for the logic gates. The purpose is the implementation of logical effort technique in CMOS logic gates and further in circuits like basic conventional adder, array multiplier, decoder and multiplexer. So if its transistors sizing changed or adjusted such that its delay reduce then as a result of this bigger circuits also get the benefit of this changes. The aim of the project is described in following steps: [login to view URL] using layout+circuit simulation tool( MAGIC+NGSPICE), to make layout of simple gates(inverter, and, nand, or, nor), and do post-layout timing analysis to verify if the delay of the gate is near what you estimated. [login to view URL] use the method of logical effort to work out W/L of all transistors in some combinational circuit (eg. a 4x16 decoder) on paper. Then to actually do the layout, netlist extraction and timing analysis to verify that the delay you estimated using the method is approximately same. 3. To design a sequential circuit. To do timing analysis separately on flip flops and the combinational blocks between them. Estimate setup and hold times, calculate clock time period for correct operation of the circuit. Show correct operation of the circuit in simulation. Example circuit : pipelined multiplier, or datapath of a simple processor with only 4 instructions (add, and, or, not).
Projekt-ID: 5537665

Über das Projekt

2 Vorschläge
Remote Projekt
Aktiv vor 10 Jahren

Möchten Sie etwas Geld verdienen?

Vorteile einer Ausschreibung auf Freelancer

Legen Sie Ihr Budget und Ihren Zeitrahmen fest
Für Ihre Arbeit bezahlt werden
Skizzieren Sie Ihren Vorschlag
Sie können sich kostenlos anmelden und auf Aufträge bieten
2 Freelancer bieten im Durchschnitt $1.450 USD für diesen Auftrag
Avatar des Nutzers
A proposal has not yet been provided
$1.000 USD in 10 Tagen
4,0 (7 Bewertungen)
3,9
3,9
Avatar des Nutzers
I studied MicroElectronics at MS Myself and am very familiar with circuit design. I have also worked on Digital Design and have a number of coworkers expert in FPGA design. Since the project involves both digital as well as analog analysis, I believe we are able to handle the project.
$1.900 USD in 30 Tagen
5,0 (2 Bewertungen)
2,4
2,4

Über den Kunden

Flagge von INDIA
vasco, India
0,0
0
Zahlungsmethode verifiziert
Mitglied seit Feb. 19, 2014

Kundenüberprüfung

Danke! Wir haben Ihnen per E-Mail einen Link geschickt, über den Sie Ihr kostenloses Guthaben anfordern können.
Beim Senden Ihrer E-Mail ist ein Fehler aufgetreten. Bitte versuchen Sie es erneut.
Registrierte Benutzer Veröffentlichte Jobs
Freelancer ® is a registered Trademark of Freelancer Technology Pty Limited (ACN 142 189 759)
Copyright © 2024 Freelancer Technology Pty Limited (ACN 142 189 759)
Vorschau wird geladen
Erlaubnis zur Geolokalisierung erteilt.
Ihre Anmeldesitzung ist abgelaufen und Sie wurden abgemeldet. Bitte melden Sie sich erneut an.